数字前端
北京企汇智联科技有限公司
上海
3年
本科
职位数:5人
40,000-70,000元/月
开始时间:2025-08-18 09:00
截止时间:2025-10-01 12:00
承接要求
- 根据芯片的整体需求和架构,完成芯片数字部分的系统设计,制定各功能模块的设计指标,明确模块的功能、接口、时序等要求,并编写详细的设计文档。
- 使用硬件描述语言(如 Verilog、SystemVerilog 等)进行关键数字模块的 RTL 编码,实现模块的逻辑功能,确保代码满足功能要求以及性能、功耗和面积(PPA)目标。
- 创建测试用例,对设计的模块进行功能仿真和验证,通过查看 log 文件、波形等方式调试,寻找 RTL 代码中的 bug,确保模块功能的正确性。
- 与物理设计团队密切配合,提供后端设计所需的约束条件和相关信息,协助后端完成布局布线、时序验证等工作,确保设计能够顺利流片。
验收标准
符合系统规格要求,无功能 bug,通过全场景功能验证(仿真覆盖率达标,如语句覆盖率、分支覆盖率满足项目约定)。
需提交完整规范的设计文档(含系统架构图、模块划分说明、接口协议、时序约束、低功耗策略、DFT 方案等),文档逻辑清晰、信息准确,可指导后续开发与验证工作。
相关人员
HRBP
技术经理
项目经理
企业信息
上海联科科技有限公司
上海联科科技有限公司(以下简称 “联科科技”)立足上海自由贸易试验区的核心区位优势,是一家聚焦科技领域创新发展的现代化企业。自创立以来,公司始终秉持 “科技赋能、价值共创” 的发展理念,以技术创新为核心驱动力,在相关领域持续深耕布局。
企业规模:100-200人
行业:集成电路/半导体
